• 1.摘要
  • 2.基本信息
  • 3.图书信息
  • 4.作者简介
  • 5.内容简介
  • 6.目录

Verilog HDL高级数字设计

《Verilog HDL高级数字设计(第2版)(英文版)》是2010年电子工业出版社出版的图书,作者是西勒提(Michael D.Ciletti)。 依据数字集成电路系统工程开发的要求与特点,利用Verilog HDL对数字系统进行建模、设计与验证,对ASIC/FPGA系统芯片工程设计开发的关键技术与流程进行了深入讲解。

基本信息

  • 书名

    Verilog HDL高级数字设计

  • 作者

    西勒提(Michael D.Ciletti)

  • ISBN

    9787121104770

  • 页数

    965页

  • 出版社

    电子工业出版社

  • 出版时间

    2010年4月1日

  • 装帧

    平装

  • 开本

    16

图书信息

出版社: 电子工业出版社; 第1版 (2010年4月1日)

外文书名: Advanced Digital Design With the Verilog HDL Second Edition

丛书名: 国外电子与通信教材系列

平装: 965页

正文语种: 英语

开本: 16

ISBN: 9787121104770

条形码: 9787121104770

尺寸: 23.4 x 18.4 x 4 cm

重量: 1.3 Kg

作者简介

西勒提(Michael D.Ciletti),科罗拉多大学电气与计算机工程系教授。研究方向包括通过硬件描述语言进行数字系统的建模、综合与验证、系统级设计语言和FPGA嵌入式系统。其著作还有Digital Design,Fourth Edition(其翻译版和影印版均由电子工业出版社出版)。作者曾在惠普、福特微电子和Prisma等公司进行VLSI电路设计的研发工作,在数字系统和嵌入式系统研究、设计等领域有丰富的研发和教学经历。

内容简介

《Verilog HDL高级数字设计(第2版)(英文版)》依据数字集成电路系统工程开发的要求与特点,利用Verilog HDL对数字系统进行建模、设计与验证,对ASIC/FPGA系统芯片工程设计开发的关键技术与流程进行了深入讲解,内容包括:集成电路芯片系统的建模、电路结构权衡、流水、多核微处理器、功能验证、时序分析、测试平台、故障模拟、可测性设计、逻辑综合、后综合验证等集成电路系统的前后端工程设计与实现中的关键技术及设计案例。书中以大量设计实例叙述了集成电路系统工程开发需遵循的原则、基本方法、实用技术、设计经验与技巧。

《Verilog HDL高级数字设计(第2版)(英文版)》既可作为电子与通信、电子科学与技术、自动控制、计算机等专业领域的高年级本科生和研究生的教材或参考资格,也可用于电子系统设计及数字集成电路设计工程师的专业技术培训。

目录

1 Introduction to Digital Design Methodology

1.1 Design Methodology-An Introduction